このページはRPVLC(Reconfigurable Pixel-level Visible Light Communication)システムにおける参考資料(ブロック図,回路図など)のページです.
RPVLCコア
ブロック図
![RPVLC Core Block Diagram](images/block.png)
ブロック図(詳細)
Top Module
![RPVLC Core Top Module](images/top.png)
APPSFPGA_IO Module
![RPVLC Core APPSFPGA_IO Module](images/appsfpga.png)
APPCORE Module
2![RPVLC Core APPCORE Module](images/appcore.png)
PGEN Module
![RPVLC Core PGEN Module](images/pgen.png)
PGEN_PGG Module
![RPVLC Core PGEN_PGG Module](images/pgen_pgg.png)
HDMIインタフェース基板
回路図
![HDMI Board Sch](images/hdmi_sch.png)
基板パターン図
![HDMI Board Pattern 1-2 layers](images/hdmi_12.png)
![HDMI Board Pattern 3-4 layers](images/hdmi_34.png)
実際の回路
![HDMI Board](images/hdmi.png)
(左) HDMIインタフェース基板 (右) 基板の評価モジュールへの装着時の様子
LED光源制御基板
回路図
![LED Control Board Sch](images/led_control_sch.png)
ボード図
![LED Control Board Pattern](images/led_control_board.png)
実際の回路
![LED Control Board](images/led_control.jpg)
LED電流制御基板
回路図
![LED Resister Board Sch](images/sbm160_sch.png)
ボード図
![LED Resister Board Pattern](images/sbm160_board.png)
実際の回路
![LED Resister Board](images/sbm160.jpg)
License / ライセンス
![Creative Commons License](https://i.creativecommons.org/l/by-sa/4.0/88x31.png)
This work by Naemura Laboratory is licensed under a Creative Commons Attribution-ShareAlike 4.0 International License.
苗村研究室 を著作者とするこの資料は クリエイティブ・コモンズの 表示 - 継承 4.0 国際 ライセンス で提供されています。